El proyecto consiste en el desarrollo desde 0 de un módulo de memoria SRAM con el protocolo definido en el manual de usuario de la librería RASCLib de una máquina Altix 4700. El módulo se tiene que escribir en un lenguaje de descripción hardware (HDL). Además, se quiere que la generación de este modulo pueda autómatica para poder variar algunos parametros como pueden ser capacidad, modo de direccionamiento, anchura de la memoria, etc. El objetivo principal de este módulo de memória es poder simular códigos de programas escritos en HDL, sin la necesidad de tener que mapearlos fisicamente en hardware. Esto facilita enormemente el trabajo de investigación y desarrollo de prototipos de programas en HDL. Un segundo objetivo, a largo plazo, y que...
Simular en VHDL la implementación de algoritmos FEC en dispositivos programables reconfigurable
"El empleo de FPGAs (Field Programmable Gate Array) tiene ciertas ventajas, entre ellas la flexibil...
1ª Sesión de "Desde el HDL hasta el Hardware". Curso de Diseño Lógico Programable con Quartus II.htt...
Los aceleradores gráficos (GPUs) se han convertido en procesadores de prop ́osito general muy popula...
La utilización de dispositivos lógicos programables (FPGAs) en el diseño de hardware va cobrando cad...
En el presente documento se describe el Análisis, Diseño, Desarrollo, Implementación y pruebas del T...
El presente trabajo es una revisión sistemática de la literatura es el resultado de un trabajo previ...
Este proyecto tiene como finalidad comparar los lenguajes de descripción hardware (HDL) más populare...
A partir de un algoritmo software de compresión de datos se ha realizado un diseño teórico del mismo...
En este trabajo se presenta un sistema didáctico que facilita el autoaprendizaje del VHDL. Dicho sis...
El hardware se compone por: el procesador, los dispositivos, puertos de comunicación, memoria RAM y ...
Durante este proyecto se ha desarrollado un compilador fuente a fuente, de nombre CtoVHDL, capaz de ...
Analizar el consumo mediante fichero de actividad obtenida por simulación HDL de un diseño complejo ...
En este proyecto se han diseñado dos módulos en VHDL para una plataforma de control de convertidores...
Este proyecto pretende implementar en una FPGA la transmisión y recepción de datos. Estos datos se t...
Simular en VHDL la implementación de algoritmos FEC en dispositivos programables reconfigurable
"El empleo de FPGAs (Field Programmable Gate Array) tiene ciertas ventajas, entre ellas la flexibil...
1ª Sesión de "Desde el HDL hasta el Hardware". Curso de Diseño Lógico Programable con Quartus II.htt...
Los aceleradores gráficos (GPUs) se han convertido en procesadores de prop ́osito general muy popula...
La utilización de dispositivos lógicos programables (FPGAs) en el diseño de hardware va cobrando cad...
En el presente documento se describe el Análisis, Diseño, Desarrollo, Implementación y pruebas del T...
El presente trabajo es una revisión sistemática de la literatura es el resultado de un trabajo previ...
Este proyecto tiene como finalidad comparar los lenguajes de descripción hardware (HDL) más populare...
A partir de un algoritmo software de compresión de datos se ha realizado un diseño teórico del mismo...
En este trabajo se presenta un sistema didáctico que facilita el autoaprendizaje del VHDL. Dicho sis...
El hardware se compone por: el procesador, los dispositivos, puertos de comunicación, memoria RAM y ...
Durante este proyecto se ha desarrollado un compilador fuente a fuente, de nombre CtoVHDL, capaz de ...
Analizar el consumo mediante fichero de actividad obtenida por simulación HDL de un diseño complejo ...
En este proyecto se han diseñado dos módulos en VHDL para una plataforma de control de convertidores...
Este proyecto pretende implementar en una FPGA la transmisión y recepción de datos. Estos datos se t...
Simular en VHDL la implementación de algoritmos FEC en dispositivos programables reconfigurable
"El empleo de FPGAs (Field Programmable Gate Array) tiene ciertas ventajas, entre ellas la flexibil...
1ª Sesión de "Desde el HDL hasta el Hardware". Curso de Diseño Lógico Programable con Quartus II.htt...